Tabla De Verdad Ci 7474

Indicar el tiempo de retardo en un circuito integrado TTL estándar. ¿Se nota a simple .. DIAGRAMA DE CONEXIONADO Y TABLA DE VERDAD DE C.I. . La tabla de verdad para este circuito es la siguiente: Internamente, el IC 74LS32 tiene esta estructura: Utilizando el programa Simulador de Construcción de. Tabla de verdad de un FF tipo J-K síncrono. que se puede adquirir en pares dentro de un circuito integrado de bajo costo como el Un flipflop tipo D comercial es el CI de la familia TTL, denominado El símbolo lógico de este CI y su tabla de verdad se muestran en la figura Q – – Q. Un circuito integrado es un pequeño cristal semiconductor de silicio que contiene un . Ejercicio Haga la tabla de verdad y represente con su respectivo -. Flip-flop D. 2. -. Contador decimal. 1. -. Contador binario. 1. Probar los DIPSWITCH, modificando las entradas del circuito integrado , . Probar la tabla de verdad de cada una de las compuertas que poseen los Implementar un contador asíncrono de dos bits con el circuito , como se.

Montar un contador de programas basado en el CI contador sincrónico de cuatro bits En la tercera parte del laboratorio se vera el desplazamiento de de bits a la derecha y la izquierda, esto para nosotros significara la multiplicación o la división, esto es realizado gracias al CI. A todo este proceso se le llama memoria, las memorias son dispositivos de almacenamiento.

Verificar el almacenamiento y desplazamiento de información en forma serial como paralela. RESUMEN En el siguiente laboratorio, se hizo el repaso que se avanzo en la materia de sistemas digitales I, sobre los flip flops tipo D, los cuales son dispositivos de almacenamiento de memoria que se uso para el desplazamiento de memoria que se vio en serie y paralelo como se llego a ver en el la practica, como así también el desplazamiento a la derecha como a la izquierda de la los bits representados por los leds que fue realizado con el CI.

Contambién se utilizo un integradoque es un convertidor BCD de tabla de verdad ci 7474 segmento seguido de resistencia tabla de verdad ci 7474 a cada led, donde también se utilizo un Display.

lógicos de capítulos anteriores, y se especificará con una tabla de verdad o una tabla de función. En la tabla se da una lista de los CI que se necesitan para los experimentos, junto con los Flip-flops duales tipo D Fig. Materiales Circuito Integrado 74LS74 Circuito Integrado 74LS76 Al comprobar la tabla de verdad se obtuvo el siguiente resultado: sec7.

Pin 7. Pin 8. CI Dual D flip-flop con set y reset. CI Diagrama Y Función de la tabla de verdad. Resistencias Se opone al paso de la corriente. Su polarización es Emisor, Base, Colector. Obtenga un diagrama de tempori- zación exacto que muestre la relación de tiempos entre el reloj y las cuatro salidas. Incluya al menos 10 ciclos de reloj en la pantalla del osciloscopio y en el diagrama de temporización compuesto. Patrón de salida Si los pulsos de conteo que se alimentan al contador BCD son continuos, el contador sigue re- pitiendo la sucesión de a y de vuelta a Esto implica que cada bit de las cua- tro salidas produce un patrón fijo de unos y ceros, que se repite cada 10 pulsos.

La lista mues- tra que la salida QA, al ser el bit menos significativo, produce un patrón alternado de unos y ceros. Obtenga el patrón de las otras dos salidas y verifique los cuatro patrones en el os- ciloscopio. Esto se hace con un osciloscopio de rastreo dual, exhibiendo los pulsos de reloj en un canal y una de las formas de onda de salida en el otro canal.

El patrón de unos y ceros de la salida correspondiente se obtiene observando los niveles de salida en las posiciones vertica- les en las que los pulsos cambian de 1 a 0. Otros conteos El CI tipo puede conectarse de modo que cuente desde 0 hasta diversos conteos finales.

Esto se hace conectando una o dos salidas a las entradas de restablecimiento R1 y R2. Si el conteo inicial es un va- lor mayor que el conteo final, siga aplicando pulsos de entrada hasta que la salida se ponga en ceros.

Las compuertas de lógica di- gital y sus características se explican en la sección La implementación NAND se explica en la sección Tablas de verdad Utilice una compuerta de cada CI de la lista anterior y obtenga la tabla de verdad para la compuerta.

Compare sus resultados con las tablas de verdad de la figura Formas de onda Para cada compuerta de la lista anterior, obtenga la relación de forma de onda entrada-salida. Las formas de onda se tabla de verdad ci 7474 en el osciloscopio. Utilice las dos salidas de orden bajo de un contador binario figura para alimentar las entradas de la compuerta.

Por ejemplo, en la figura se aprecian el circuito y las formas de onda para la compuerta NAND. Aplique pul- sos de reloj a la entrada del primer inversor. Esto se hace con un osciloscopio de rastreo doble aplicando los pulsos de re- loj de entrada a uno de los canales, y la salida del sexto inversor, al otro.

Divida el retardo total entre 6 para obtener un retardo de propagación medio por inversor. Dibuje el diagrama de circuito. Prepare la tabla de verdad de F en función de las cuatro entradas.

Conecte el circuito y verifique la tabla de verdad. Registre los patrones de unos y ceros de F a tabla de verdad ci 7474 que las entradas A, B, C y D cam- bian de 0 binario a 15 binario. Conecte las cuatro salidas del contador binario de la figura a las cuatro entradas del circuito NAND. Conecte a un canal de un osciloscopio de rastreo dual los pulsos de re- loj que entran al contador, y al otro canal, la salida F. Las funciones booleanas se simplifican con el método de mapa, descrito en el ca- pítulo 3.

Los diagramas lógicos se dibujan empleando compuertas NAND, como se explica en la sección Debe conectar- se a otra entrada que sí se use.

El diagrama lógico de la figura requiere dos CI, un y un Los inversores para las entradas x, y y z se obtienen de las tres compuertas restantes del CI Si los inversores se tomaran de un CItabla de verdad ci 7474 circuito habría requerido tres CI. Cabe señalar también que, al dibujar circuitos SSI, las compuertas no se encierran en bloques como se ha- ce con los circuitos MSI. Pruebe el circuito obteniendo su tabla de verdad. Obtenga la función booleana del circuito y simplifíquela con el método de mapa.

Constru- ya el circuito simplificado sin desconectar el circuito original. Pruebe ambos circuitos apli- cando entradas idénticas a los dos y observe las salidas.

Demuestre que para cada una de las ocho posibles combinaciones de entrada, los dos circuitos tienen idéntica salida. Implemente juntas las dos funciones utilizando un mínimo de circuitos integrados NAND.

No duplique una compuerta si el térmi- no correspondiente se requiere para ambas funciones. En la medida de lo posible, utilice las com- puertas sobrantes de los CI existentes, si las hay, como inversores. Conecte el circuito y verifique su operación. Ob- tenga la tabla de verdad de cada circuito en tabla de verdad ci 7474 laboratorio y demuestre que una es el com- plemento de la otra. Los generadores de paridad se explican en la sección 3.

La implementación con un decodificador se explica en la sección De lo contrario, la salida debe ser 0. Obtenga la tabla de verdad del circuito. Simplifique la función de salida.

Diseño digital, 3ra Edición - M. Morris Mano

Dibuje el diagrama lógico del circuito empleando compuertas NAND con un mínimo de circuitos integrados. Construya el circuito y pruebe que opere correctamente verificando las condiciones es- pecificadas. Lógica mayoritaria Una lógica mayoritaria es un circuito digital cuya salida es 1 si la mayoría de las entradas es 1. En caso contrario, la salida es 0. Diseñe y pruebe un circuito mayoritario de tres entradas uti- lizando compuertas NAND con tabla de verdad ci 7474 mínimo de circuitos integrados.

Generador de paridad Diseñe, construya y pruebe un circuito que genere un bit de paridad par a partir de cuatro bits de mensaje. Use compuertas Tabla de verdad ci 7474. Implementación con un decodificador Un circuito combinacional tiene tres entradas —x, y y z— y tres salidas —F1, F2 y F3.

El diagrama de bloques del decodificador y su tabla de verdad se reproducen en la figura La función del circuito es similar a la que se presenta en la figura G es la entrada de habilitación y debe ser 0 para que el funcionamiento sea correcto. Las ocho entradas se rotulan con símbo- los dados en el libro de datos. La implementación con el decodificador es la que se muestra en la figuraexcepto que las compuertas OR deben reemplazarse por compuertas externas NAND cuando se usa el En este experimen- to diseñaremos y construiremos tres circuitos combinacionales convertidores.

La conversión de códigos se trata en la sección Im- plemente el circuito con compuertas OR exclusivo. Esto puede hacerse con un CI Sección Convertidores de código Complementador a nueve Diseñe un circuito combinacional con cuatro líneas de entrada, las cuales representan un dígi- to decimal en BCD, y cuatro líneas de salida que generan el complemento a nueve del dígito de entrada.

Display de siete segmentos Los indicadores de siete segmentos sirven para exhibir cualquiera de los dígitos decimales, de 0 a 9. Un decodificador de BCD a siete segmen- tos acepta un dígito decimal en BCD y genera el código correspondiente para siete segmentos. La figura muestra las conexiones necesarias entre el decodificador y el display. Tiene cuatro entradas para el dígito BCD. El dígito BCD de cuatro bits se convierte en un código de siete segmentos en las salidas a-g.

Las salidas del se aplican a las entradas del display de siete segmentos o su equivalente. Construya el circuito que se muestra en la figura Aplique los dígitos BCD tabla de verdad ci 7474 cuatro bits a través de cuatro interruptores y observe el display decimal de 0 a 9.

Dependiendo del decodificador, estos valores podrían po- ner en blanco el display o generar un patrón sin significado de segmentos. Observe y registre los patrones de salida que se exhiben con las seis combinaciones de entrada no utilizadas. Sección Sumadores y restadores gurasalvo que hay ocho entradas en lugar de cuatro. Las ocho entradas llevan los nom- bres D0 a D7. La tabla de función especifica el tabla de verdad ci 7474 de la salida Y en función de las líneas de se- lección.

Tabla de verdad ci 7474 salida W es el complemento de Y. Para que el circuito funcione correctamente, la entrada strobe S debe conectarse a tierra. Especificaciones de diseño Una corporación pequeña tiene 10 acciones, cada una de las cuales da a su titular derecho a un voto en las reuniones de accionistas. Las 10 acciones son propiedad de cuatro personas, a saber: Sr. W: 1 acción Sr. X: 2 acciones Sr. Y: 3 acciones Sra.

Utilice un display de siete segmentos y un decodificador, como se indica en la figurapara exhibir la cifra requerida. Cabe señalar que si se alimenta la entrada bina- ria 15 alse apagan los siete segmentos. Utilice cuatro multiplexores para diseñar el circuito combinacional que convierta las entradas generadas por los interruptores de los ac- cionistas en el dígito BCD que se alimenta al No use 5 V para 1 lógico.

Los sumadores se tratan en la sección La resta con complemento a dos se explica en la sección Sumador completo Diseñe, construya y pruebe un circuito sumador completo utilizando dos CI, y La asignación de terminales se indica en la figura La suma de cuatro bits se obtiene de S1-S4.

C0 es el acarreo de entrada, y C4, el de salida. Pruebe el sumador binario de cuatro bits conectando las terminales de fuente de po- der y tierra. Demuestre que, si el acarreo de entrada es 1, suma 1 a la suma producida. Para efectuar A-B, se complementan los cuatro bits de B, se suman a los cua- tro bits de A y se suma 1 a través del acarreo de entrada.

Esto se hace como se muestra en la figura Construya el circuito comparador y pruebe su funcionamiento. La construcción interna de los latches y flip-flops se describe en las sec- ciones y Obtenga la tabla de función del circuito.

Flip-flop amo-esclavo Conecte un flip-flop D amo-esclavo utilizando dos latches D y un inversor. Conecte la entra- da D a un interruptor, y la entrada de reloj, a un pulsador. Ajuste el valor de la entrada de mo- do que sea el complemento de la salida.

Oprima el botón del pulsador y luego suéltelo, para generar un solo pulso. Observe que el amo cambie cuando el pulso cambie a positivo y que el esclavo siga el cambio cuando el pulso cambie a negativo. Explique la sucesión de transferencia de la entrada al amo y del amo al esclavo. Desconecte la entrada de reloj del pulsador y conéctela a un generador de reloj.

Conecte tabla de verdad ci 7474 la entrada D la salida de complemento del flip-flop. Utilizando un osciloscopio de doble rastreo, observe las formas de onda del reloj y de las salidas del amo y el esclavo. Verifique que el retardo entre las salidas del amo y el esclavo sea igual a la mitad positiva del ciclo de reloj.

Prepare un diagrama de tem- porización que muestre la relación entre la forma de onda del reloj y las salidas del amo y el esclavo. Sección Flip-flops Flip-flop disparado por flanco Construya un flip-flop tipo D disparado por flanco positivo utilizando seis compuertas NAND. Establezca el valor de D de modo que sea el complemen- to del valor de Q.

tabla de verdad ci 7474

Verifique que la salida no cambie cuando la entrada del reloj es 1 lógico, cuando el reloj tiene una transición negativa ni cuando la entrada es 0 lógi- co. Siga cambiando la entrada D de modo que en todo momento corresponda a la salida Q. Desconecte la entrada del pulsador y conéctela al generador de reloj. Conecte la salida de complemento a la entrada D.

Utilizando un osciloscopio de rastreo dual, observe y registre la rela- ción de temporización entre tabla de verdad ci 7474 reloj de entrada y la salida Q. Compruebe que la salida cambia en respuesta a una transición de borde positivo. La asignación de terminales a cada flip-flop se muestra en la figura La tabla de función es- pecifica el funcionamiento del circuito.

Las cuatro primeras columnas de la tabla especifican el funcionamiento de las entradas asincrónicas de preestablecimiento y despeje. El valor de reloj se muestra como un solo pulso. La transición po- sitiva del pulso hace que el flip-flop amo cambie, y la negativa, que cambie el flip-flop esclavo, así como la salida del circuito.

Investigue el funcionamiento de un flip-flop y verifi- que su tabla de función. El CI tipo consiste en dos flip-flops D disparados por flanco positivo, con preestable- cimiento y despeje. La tabla de fun- ción especifica las operaciones de preestablecimiento y despeje y el funcionamiento del reloj. Investigue el funcionamiento de uno de los flip-flops y verifique su tabla de función. Utilice el CI tipo figura o figura El diseño de circuitos secuenciales sincrónicos se tabla de verdad ci 7474 en la sección Sección Circuitos secuenciales Contador arriba-abajo con habilitación Diseñe, construya y pruebe un contador de dos bits que cuente hacia arriba o hacia abajo.

No utilice E para inhabilitar el reloj.

tabla de verdad ci 7474

Diseñe el circuito secuencial con E y x como entradas. Diagrama de estados Diseñe, construya y pruebe el circuito secuencial cuyo diagrama de estados se ilustra en la fi- gura tabla de verdad ci 7474 Llame A tabla de verdad ci 7474 B a los dos flip-flops. Verifique la transición de estados y la salida probando el circuito.

Diseño de un contador Diseñe, construya y pruebe un contador que siga esta sucesión de estados binarios: 0, 1, 2, 3, 6, 7, 10, 11, 12, 13, 14, 15 y de vuelta a 0 para repetir. Los estados binarios 4, 5, 8 y 9 no se usan.

Los contadores de rizo se tratan en la seccióny los sincrónicos, en la sección Contador de rizo Construya un contador binario de rizo de cuatro bits empleando dos CI figura Conecte a 1 lógico todas las entradas asincrónicas de preestablecimiento y despeje.

Flip Flop D


Conecte la entrada de pulso de conteo a un pulsador y verifique que el contador funcione correctamente. Modifique el contador de modo que cuente hacia abajo en lugar de hacia arriba. Comprue- be que cada pulso de entrada decremente en 1 el contador. Contador sincrónico Construya un contador binario sincrónico de 4 bits y verifique su funcionamiento. Utilice dos CI y un CI Contador decimal Diseñe un contador BCD sincrónico que cuente de a Pruebe que la sucesión de conteo sea la correcta.

Esto se hace iniciando el circuito con cada uno de los seis estados no utilizados mediante las entradas de preestablecimiento y despeje. Contador binario con carga paralela El CI tipo es un contador binario sincrónico de 4 bits con carga paralela y despeje asin- crónico. Su lógica interna es similar a la del circuito de la figura La asignación de termi- nales a las entradas y salidas se muestra en la figura Hay dos entradas que habilitan el conteo, P y T.

Ambas deben ser 1 pa- ra que el contador funcione. La tabla de función es similar a la tabla con una excepción: la entrada de carga del se habilita cuando es 0. Para cargar los datos de entrada, la entra- da de despeje debe ser 1, y la de carga, 0. Las dos entradas de conteo tienen condiciones de in- diferencia y podrían ser 1 o 0. Los flip-flops internos se disparan con la transición positiva del pulso de reloj. El circuito funciona como contador cuando la entrada de carga es 1 y ambas en- tradas de tabla de verdad ci 7474, P y T, son 1.

Si P o T cambian a 0, la salida no cambia. La salida de acarreo es 1 cuando las cuatro salidas de datos son 1. No utilice la entra- da de despeje. El CI empleado es el registro de desplazamiento con carga paralela. Los registros de des- plazamiento se explican tabla de verdad ci 7474 la sección CI de registro tabla de verdad ci 7474 desplazamiento El CI tipo es un registro de desplazamiento de cuatro bits con carga paralela y despeje asincrónico.

La asignación de terminales a las entradas y salidas se indica en la figura La entrada en serie que. Las dos en- tradas Ks—escoonm0p,oerltaflnipc-ofmloop la J y el complemento tabla de verdad ci 7474 la K de un flip-flop JK.

Cuando tanto J como QA se pone en 0 después del desplazamiento. Lplaesmoetnrates dos condiciones de las entra- das o no cambie después del des- plazamiento. La tabla de función del muestra el modo de operación del registro.

Cuando la entra- da de despeje cambia a 0, los cuatro flip-flops se ponen en cero asincrónicamente, es decir, sin necesidad del reloj. Incluya en su tabla de función las dos Contador anular Un contador anular es un registro de desplazamiento cyirK—cuelanrt,reensíeplaqruaefolarmseañralladeentlraasdaaliednaseen- serie QD es la entrada en serie.

Conecte las entradas J rie. Utilice la condición de carga para preestablecer el contador anular en un valor inicial de Haga que el bit dé vueltas con la condición de desplazamiento y verifique el estado del registro después de cada pulso de reloj. Un contador anular con extremo conmutado utiliza la salida de complemento de QD como entrada en serie. Preestablezca el contador anular de extremo conmutado en y prediga la sucesión de estados que resulta del desplazamiento.

Compruebe su predicción observando la su- cesión de estados después de cada desplazamiento. Conecte un re- gistro de desplazamiento con retroalimentación cuya entrada en serie sea el OR exclusivo de las salidas QC y QD. Prediga la sucesión de estados partiendo del estado Verifique su pre- dicción observando la sucesión de estados después de cada pulso de reloj.

Es posible convertirlo en un registro de desplazamiento bidireccional utilizando el modo de carga para obtener una opera- ción de desplazamiento a la izquierda de QD hacia QA. La entrada D se convier- te en la entrada en serie para la operación de desplazamiento a la izquierda. Conecte el como registro de desplazamiento bidireccional sin carga paralela. Co- necte a un interruptor de dos posiciones la entrada en serie para desplazamiento a la derecha.

Implemente el desplazamiento a la izquierda como contador anular conectando la salida en serie QA a la entrada en serie D. Despeje el registro y luego verifique su funcionamiento des- plazando un solo 1 alimentado con el interruptor de la entrada en serie. Desplace a la derecha otras tres veces e inserte ceros con el interruptor de la entrada en serie. Luego desplace a la iz- quierda con el control de desplazamiento a la izquierda carga. Usaremos el CI tipo para este fin.

Este CI contiene cuatro multiplexores de dos líneas a una cuya lógica interna se esquematiza en la figu- ra La asignación de terminales a las entradas y salidas del se muestra en la figura Advierta que en el la entrada de habilitación se describe tabla de verdad ci 7474 strobe. Despeje asincrónico 2. Desplazar a la derecha 3. Desplazar a la izquierda 4. Carga paralela 5. Conecte el circuito y verifique la tabla de función. Utilice la condición de carga paralela para alimentar un valor inicial al regis- tro y conecte las salidas en serie a las entradas en serie de ambos desplazamientos para no per- der la información binaria durante el desplazamiento.

Sumador en serie Partiendo del diagrama de la figuradiseñe y construya un sumador en serie de 4 bits uti- lizando los circuitos integrados siguientes: dos, y Incluya lo nece- sario para que el registro B acepte datos en paralelo de cuatro interruptores de dos posiciones, y conecte su entrada en serie a tierra para que se introduzcan ceros por la izquierda al registro B durante la suma.

Incluya un interruptor de dos posiciones para despejar los registros y el flip-flop. Esto se hace des- pejando primero los registros y el flip-flop de acarreo. Cargue en paralelo el valor binario en el registro B. Aplique cuatro pulsos para sumar B y A en serie y compruebe que el resulta- do en A sea Los pulsos de reloj para el deben ser como se indica en la figura Compruebe que A contenga la suma correc- ta. Compruebe que el valor en A sea y que el flip-flop de acarreo sea 1.

Sumador-restador en serie Si seguimos el procedimiento descrito en la sección para el diseño de un restador en serie que resta A-Bveremos que la diferencia de salida es igual a la suma de salida, pero que la entrada a J y K del flip-flop de acarreo necesita el complemento de QD disponible en el Con las otras dos compuertas XOR delconvierta el sumador en serie en un su- mador-restador en serie con un control de modo M.

Pruebe la parte de sumador del circuito repitiendo las operaciones recomendadas en la sub- sección anterior, a fin de asegurarse de que la modificación no haya alterado el funcionamien- to. Verifique los resultados intermedios durante la resta. La unidad de memoria se trata en las secciones y La asignación de terminales a las en- tradas y salidas se muestra en la figura Las cuatro entradas de dirección seleccionan una de 16 palabras de la memoria.

La entrada de selección de chip CS, chip selectdebe ser 0 para habilitar la memoria. La entrada de habilitación de escritura WE, write enable determina el tipo de operación, como se indica en la tabla de función.

La memoria tiene salidas de tres estados para facilitar la expansión de memoria. Prueba de la RAM Puesto que las salidas del producen los valores de complemento, es preciso insertar cua- tro inversores para cambiar las salidas a su valor normal. La RAM puede probarse después de efec- tuar las conexiones siguientes: conecte las entradas de dirección a un contador binario utilizando el CI figura Conecte las cuatro entradas de datos a interruptores de dos posiciones.

Conecte la entrada CS a tierra, y la WE, a un interruptor de dos posiciones o a un pulsador que genere un pulso negativo. Almacene unas cuantas palabras en la memoria y luego léalas para verificar que las operaciones de escritura y lectura estén funcionando correctamente. Hay que tener cuidado al usar el interruptor WE. Mantenga la entrada WE en el modo de lectura continuamente, a menos que quiera escribir en la memoria.

La forma correcta de escribir requiere colocar primero la dirección en el contador y luego las entradas en los cuatro interruptores de dos posiciones. Para almacenar la palabra en la memoria, cambie el interruptor WE a la posición de escritura y luego vuélvalo a la posición de lectura. Ten- ga cuidado de no modificar la dirección ni las entradas cuando WE esté en el modo de escritura. Esto se hace co- mo sigue.


Chicas En Apple Valley Campground Car Show
Chicas En Mount Pleasant Mi High School Basketball Schedule
Citas A Una Mujer Pices
Pasaporte En El Estado De Mexico Ecatepec
Solteros De New South Wales Public Holiday Dates